Wyślij wiadomość
Dom ProduktyWbudowany SDR

Skalowalne radio programowalne 120 MHz USRP 2940 1 GB DDR3

Orzecznictwo
Chiny Wuhan Tabebuia Technology Co., Ltd. Certyfikaty
Im Online Czat teraz

Skalowalne radio programowalne 120 MHz USRP 2940 1 GB DDR3

Skalowalne radio programowalne 120 MHz USRP 2940 1 GB DDR3
Skalowalne radio programowalne 120 MHz USRP 2940 1 GB DDR3

Duży Obraz :  Skalowalne radio programowalne 120 MHz USRP 2940 1 GB DDR3

Szczegóły Produktu:
Miejsce pochodzenia: CHINY
Nazwa handlowa: Luowave
Numer modelu: USRP-LW 2940
Zapłata:
Minimalne zamówienie: 1 kawałek
Cena: USD
Szczegóły pakowania: Pudełko papierowe \ karton papierowy
Czas dostawy: Towary na miejscu lub 30 dni
Zasady płatności: T/T
Możliwość Supply: 1 kawałek

Skalowalne radio programowalne 120 MHz USRP 2940 1 GB DDR3

Opis
Pasmo: 120 MHz Zakres częstotliwości: 50 MHz do 2,2 GHz
FPGA: XC7K410T Płyty główne: WBX-LW 120 MHz
Przechowywanie danych: 1 GB pamięci DDR3 Berło: Port 1/10 Gigabit, PCIE
High Light:

Radio programowalne 120 MHz

,

USRP 2940 1 GB DDR3

,

skalowalne radio programowalne

Radio definiowane programowo, USRP-LW 2940, 120 MHz

 

USRP-LW 2940 to wydajna, skalowalna platforma radiowa definiowana programowo (SDR) do projektowania i wdrażania systemów komunikacji bezprzewodowej nowej generacji.Składa się z jednej karty-córki USRP-LW X310 i dwóch WBX-LW 120MHz RF

 

TheUSRP-LW 2940Architektura sprzętowa łączy dwa gniazda na karty rozszerzeń o zwiększonej przepustowości z przepustowością do 120 M od 50 MHz do 2,2 GHz.Posiada wiele szybkich interfejsów do wyboru (porty PCIe, Gigabit/10 Gigabit Ethernet), a także bogaty w zasoby programowalny układ FPGA Kintex-7.PonadtoUSRP-LW 2940używa wieloplatformowego sterownika UHD typu open source, z dużą liczbą platform programistycznych, kompatybilnymi architekturami referencyjnymi i projektami open source.

 

Jako rdzeń przetwarzania cyfrowegoUSRP-LW 2940Układ FPGA XC7K410T zapewnia szybką łączność między wszystkimi głównymi komponentami.Zawiera interfejs RF, interfejs hosta i pamięć DDR3.Domyślny układ FPGA zapewnia wszystkie UHD do sterowania cyfrową konwersją w dół i w górę, dostrajaniem częstotliwości i niektórymi innymi blokami funkcyjnymi DSP.Użytkownicy mogą skorzystać z wolnej przestrzeni bogatego w zasoby układu FPGA Kintex-7 oraz platformy programistycznej RFNoC obsługiwanej przez USRP, aby opracować i wdrożyć własne moduły przetwarzania DSP.

TheUSRP-LW 2940Zestaw wyposażenia zawiera: jedenUSRP-LW 2940jednostka główna, kabel Gigabit, adapter SFP+ Gigabit, zasilacz, kabel USB2.0 JTAG, złącze SMA kabel RF 4 root.

 

Tabela porównawcza wydajności FPGA serii portów Ethernet i serii X

  USRP-LW N210 USRP-LW X310
FPGA Spartan3XC3SD3400A Kintex 7 -410T
Komórki logiczne 53k 406 tys
Pamięć 2268 KB 28 620 KB
Mnożniki 126 1540
Częstotliwość zegara 100 MHz 200 MHz

SyreamingBandwith

na kanał (16-bitowy)

25 MS/s 200 MS/s

 

 

TheUSRP-LW 2940oferuje szeroki wybór szybkich interfejsów do wyboru.Na panelu urządzenia port Gigabit Ethernet jest jednym z najprostszych i najczęściej używanych sposobów łączenia.W przypadku aplikacji o rozszerzonej przepustowości i małych opóźnieniach, takich jak badania PHY/MAC, X310 zapewnia wydajny interfejs magistrali PCIe x4 do tej deterministycznej operacji.Gdy aplikacja korzysta z nagrywania sieciowego lub przetwarzania wielowęzłowego, najlepszym wyborem jest port 10 Gigabit.

 

TheUSRP-LW 2940zawiera wiele dodatkowych funkcji, które pomogą w niektórych innych aplikacjach bezprzewodowych.Na przykład w projekcie FPGA 1 GB pamięci DDR3 na płycie głównej może służyć do buforowania i przechowywania danych.Opcjonalny wewnętrzny GPSDO zapewnia bardzo precyzyjne odniesienie częstotliwości po zsynchronizowaniu z systemem GPS z opóźnieniem synchronizacji mniejszym niż 50 ns.Umożliwia użytkownikowi sterowanie komponentami zewnętrznymi, takimi jak wzmacniacze i przełączniki, przez interfejs GPIO, obsługę wejść, takich jak wyzwalacze zdarzeń, oraz obserwację sygnałów debugowania.TheUSRP-LW 2940zawiera również wewnętrzny adapter JTAG, który umożliwia programistom łatwe ładowanie i debugowanie nowych obrazów FPGA.

 

 

 

Szczegóły kontaktu
Wuhan Tabebuia Technology Co., Ltd.

Osoba kontaktowa: Mr. Chen

Tel: 18062514745

Wyślij zapytanie bezpośrednio do nas (0 / 3000)