Szczegóły Produktu:
|
High Light: | SDR USRP DC6V,DC6V SDR USRP,ethernet sdr DC6V |
---|
Seria portów Ethernet USRP-LW N310
USRP-LW N310 to sieciowe urządzenie radiowe definiowane programowo (SDR), które zapewnia niezawodność i odporność na awarie podczas wdrażania w rozległych i rozproszonych systemach bezprzewodowych.
USRP-LW N310 jest obecnie jednym z najwyższych kanałów na rynku SDR, z podwójnym transceiverem AD9371 RFIC na froncie RF, który zapewnia cztery kanały transceivera w pakiecie RU o połowie szerokości.Każdy kanał zapewnia do 100 MHz chwilowej przepustowości i obejmuje rozszerzony zakres częstotliwości od 10 MHz do 6 GHz.Procesor pasma podstawowego wykorzystuje układ SoC Xilinx Zynq-7100, aby zapewnić duże, programowalne przez użytkownika układy FPGA do przetwarzania w czasie rzeczywistym i z niskimi opóźnieniami, a także dwurdzeniowe procesory ARM do autonomicznych operacji.Obsługuje interfejsy 1 GbE, 10 GbE i Aurora za pośrednictwem dwóch portów SPF+, które można zaimplementować na komputerze hosta lub strumieniach IQ o wysokiej przepustowości dla koprocesorów FPGA.Elastyczna architektura synchronizacji obsługuje odniesienie zegara, odniesienie czasu PPS, zewnętrzne wejście LO i GPSDO, umożliwiając systemy MIMO o dużej liczbie kanałów.USRP-LW N310 upraszcza sterowanie i zarządzanie sieciami radiowymi, wprowadzając możliwość zdalnego wykonywania zadań, takich jak debugowanie, aktualizacja oprogramowania, ponowne uruchamianie, przywracanie ustawień fabrycznych, autotest, debugowanie hosta PC/ARM i monitorowanie stanu systemu.
Zestaw urządzenia USRP-LW N310 zawiera: jedenUSRP-LW N310 główna jednostka, RJ45 Kabel Ethernet, SFP+ do RJ45 adapter, Kabel Micro-USB, MicroSD karta, zasilacz.
Główne cechy:
• Niezawodne i odporne na błędy wdrożenie |
• Konfigurowalna częstotliwość odniesienia zegara AD9371: 122,88 MHz, 125 MHz, 153,6 MHz |
• Możliwość zdalnego zarządzania | |
• Zasięg częstotliwości od 10 MHz do 6 GHz | • 16-bitowy ADC, 14-bitowy DAC |
• Chwilowa przepustowość do 100M na kanał | • Dwa porty SPF+ (Gigabit Ethernet, 10 Gigabit Ethernet, Aurora). |
• Obsługa 4 wysyłanie 4 paragonów jednocześnie | • Dwurdzeniowy procesor ARM Cortex-A9 800 MHz |
• Banki filtrów nadawczo-odbiorczych | • Wbudowany układ FPGA Xilinx Zynq-7100 SoC |
• Obsługa zewnętrznego wejścia RX LO, TX LO | • Obsługuje odniesienie do zegara zewnętrznego i odniesienie do czasu PPS |
• Ramy programistyczne RFNoC FPGA | • Obsługuje operacje samodzielne (wbudowane) lub oparte na hoście (sieciowe) |
• 1 port hosta USB typu A | • Obsługa UHD3.11.0 lub nowszego |
• Wbudowany niestandardowy linux | • 1 port micro-USB (konsola szeregowa, JTAG) |
• Wsparcie dla radia GNU |
Procesor pasma podstawowego:
Procesor pasma podstawowego USRP-LW N310 wykorzystuje zynq-7100 SOC firmy Xilinx, który zapewnia bogaty zestaw programowalnych układów FPGA do przetwarzania wymagającego czasu rzeczywistego i z niskimi opóźnieniami, a także do samodzielnego działania dwurdzeniowego procesora ARM.Użytkownicy mogą wdrażać aplikacje we wstępnie zainstalowanych, wbudowanych systemach operacyjnych Linux lub korzystać z szybkich interfejsów, takich jak Host Gigabit Ethernet, 10 Gigabit Ethernet.
synchroniczny:
USRP-LW N310 ma elastyczną architekturę zegara odniesienia, która obsługuje zewnętrzny PPS, czas odniesienia zegara, zewnętrzne wejście LO i gpsdo, co ułatwia implementację systemu MIMO o dużej liczbie kanałów.
Dane techniczne USRP-LW N310:
Kategoria parametru | wartość numeryczna | jednostka | Kategoria parametru | wartość numeryczna | jednostka |
Przyjęcie | początek | ||||
Liczba kanałów | 4 | - | Liczba kanałów | 4 | - |
Niezależne strojenie | 2 | - | Niezależne strojenie | 2 | - |
Współdzielone pary L0 | 2 | - | Współdzielone pary L0 | 2 | - |
Zyskaj zasięg | -40 ~ 30 | dB |
Zakres wzmocnienia wynosi od 10 MHz do 300 MHz 300 MHz ~ 6 GHz |
-30 ~ 25 -30 ~ 20 |
dB dB |
Zyskaj stepowanie | 1 | dB | |||
Maksymalna moc wejściowa | -15 | dBm | Zyskaj stepowanie | 1 | dB |
Bank filtrów |
10 ~ 430 430 ~ 600 600 ~ 1050 1050 ~ 1600 1600 ~ 2100 2100 ~ 2700 2700 ~ 6000 |
MHz | Bank filtrów |
10 ~ 300 300 ~ 723,17 723,17 ~ 1623,17 1623,17 ~ 3323,17 3323,17 ~ 6000 |
MHz |
Można wprowadzić zakres częstotliwości zewnętrznego lokalnego oscylatora | 0,6 ~ 8 | GHz | Można wprowadzić zakres częstotliwości zewnętrznego lokalnego oscylatora | 0,6 ~ 8 | GHz |
Czas przełączania TX/RX | 140 | μs | Czas przełączania TX/RX | 140 | μs |
Konwersja i wydajność zegara | moc | ||||
Próbna stawka | 122,88,125,153,6 | MS/s | Wejście napięcia stałego | 12,7 | V, A |
Rozdzielczość ADC | 16 | bity | pobór energii | 50-80 | W |
Rozdzielczość DAC | 14 | bity | Właściwości fizyczne | ||
Minimalny krok częstotliwości 122.88MS/s 125MS/s 153,6 MS/s |
7,32 7.45 9.15 |
Hz Hz Hz |
rozmiar | 425×220×45 | mm |
Stabilność częstotliwości GPSDO nie jest zablokowana | 0,1 | ppm | waga | 3,8 | kg |
GPSDO PPS w odniesieniu do dokładności UTC | <8 | ns | Wymagania dotyczące środowiska pracy | ||
Stabilność opóźnień GPSDO |
<+/-50 3 25 |
godziny °C |
Stabilny zakres działania | 0 ~ 50 | °C |
Zakres temperatur przechowywania | -40 ~ 70 | °C |
Osoba kontaktowa: Mr. Chen
Tel: 18062514745