Szczegóły Produktu:
|
Pasmo: | 40 MHz | Zakres częstotliwości: | 10 MHz-6 GHz |
---|---|---|---|
High Light: | Wbudowany SDR XC7K410T,Wbudowany SDR 40 MHz,Wbudowany SDR 40 MHz |
Uniwersalna platforma radiowa definiowana programowo, USRP-LW 2944, 40 MHz
USRP-LW 2944 to wysokowydajna, skalowalna platforma radiowa definiowana programowo (SDR) do projektowania i wdrażania systemów komunikacji bezprzewodowej nowej generacji.Składa się z jednej karty-córki USRP-LW X310 i dwóch UBX-LW 40MHz RF
Architektura sprzętowa USRP-LW 2944 łączy dwa gniazda kart rozszerzeń o zwiększonej przepustowości z przepustowością do 40 M od 10 MHz do 6 GHz.Posiada wiele szybkich interfejsów do wyboru (porty PCIe, Gigabit/10 Gigabit Ethernet), a także bogaty w zasoby programowalny układ FPGA Kintex-7.PonadtoUSRP-LW 2944używa wieloplatformowego sterownika UHD typu open source, z dużą liczbą platform programistycznych, kompatybilnymi architekturami referencyjnymi i projektami open source.
Jako rdzeń przetwarzania cyfrowego USRP-LW 2944 układ FPGA XC7K410T zapewnia szybką łączność między wszystkimi głównymi komponentami.Zawiera interfejs RF, interfejs hosta i pamięć DDR3.Domyślny układ FPGA zapewnia wszystkie UHD do sterowania cyfrową konwersją w dół i w górę, dostrajaniem częstotliwości i niektórymi innymi blokami funkcyjnymi DSP.Użytkownicy mogą skorzystać z wolnej przestrzeni bogatego w zasoby układu FPGA Kintex-7 oraz platformy programistycznej RFNoC obsługiwanej przez USRP, aby opracować i wdrożyć własne moduły przetwarzania DSP.
TheUSRP-LW 2944oferuje szeroki wybór szybkich interfejsów do wyboru.Na panelu urządzenia port Gigabit Ethernet jest jednym z najprostszych i najczęściej używanych sposobów łączenia.W przypadku aplikacji o rozszerzonej przepustowości i małych opóźnieniach, takich jak badania PHY/MAC, X310 zapewnia wydajny interfejs magistrali PCIe x4 do tej deterministycznej operacji.Gdy aplikacja korzysta z nagrywania sieciowego lub przetwarzania wielowęzłowego, najlepszym wyborem jest port 10 Gigabit.
TheUSRP-LW 2944zawiera wiele dodatkowych funkcji, które pomogą w niektórych innych aplikacjach bezprzewodowych.Na przykład w projekcie FPGA 1 GB pamięci DDR3 na płycie głównej może służyć do buforowania i przechowywania danych.Opcjonalny wewnętrzny GPSDO zapewnia bardzo precyzyjne odniesienie częstotliwości po zsynchronizowaniu z systemem GPS z opóźnieniem synchronizacji mniejszym niż 50 ns.Umożliwia użytkownikowi sterowanie komponentami zewnętrznymi, takimi jak wzmacniacze i przełączniki, przez interfejs GPIO, obsługę wejść, takich jak wyzwalacze zdarzeń, oraz obserwację sygnałów debugowania.TheUSRP-LW 2940zawiera również wewnętrzny adapter JTAG, który umożliwia programistom łatwe ładowanie i debugowanie nowych obrazów FPGA.
Osoba kontaktowa: Mr. Chen
Tel: 18062514745