Wyślij wiadomość
Dom ProduktyWbudowany SDR

PCIE 40MHz 2954 USRP Definiowane programowo urządzenie radiowe 1/10 Gigabit Port

Orzecznictwo
Chiny Wuhan Tabebuia Technology Co., Ltd. Certyfikaty
Im Online Czat teraz

PCIE 40MHz 2954 USRP Definiowane programowo urządzenie radiowe 1/10 Gigabit Port

PCIE 40MHz 2954 USRP Definiowane programowo urządzenie radiowe 1/10 Gigabit Port
PCIE 40MHz 2954 USRP Definiowane programowo urządzenie radiowe 1/10 Gigabit Port

Duży Obraz :  PCIE 40MHz 2954 USRP Definiowane programowo urządzenie radiowe 1/10 Gigabit Port

Szczegóły Produktu:
Miejsce pochodzenia: CHINY
Nazwa handlowa: Luowave
Numer modelu: USRP-LW 2954
Zapłata:
Minimalne zamówienie: 1 kawałek
Cena: USD
Szczegóły pakowania: Pudełko papierowe \ karton papierowy
Czas dostawy: Towary na miejscu lub 30 dni
Zasady płatności: T/T
Możliwość Supply: 1 kawałek

PCIE 40MHz 2954 USRP Definiowane programowo urządzenie radiowe 1/10 Gigabit Port

Opis
Pasmo: 40 MHz Zakres częstotliwości: 10 MHz-6 GHz
FPGA: XC7K410T Płyty główne: UBX-LW 40MHZ
Przechowywanie danych: 1 GB pamięci DDR3 Interfejs: Port 1/10 Gigabit, PCIE
High Light:

Radio zdefiniowane programowo USRP 40 MHz

,

2954 USRP 40 MHz

,

PCIE USRP 2954

USRP-LW 2954 to wydajna, skalowalna platforma radiowa definiowana programowo (SDR) do projektowania i wdrażania systemów komunikacji bezprzewodowej nowej generacji.Składa się z jednej karty-córki USRP-LW X310 i dwóch UBX-LW 40MHz RF

 

Architektura sprzętowa USRP-LW 2954 łączy dwa gniazda na karty rozszerzeń o zwiększonej przepustowości z przepustowością do 40 M od 10 MHz do 6 GHz.Posiada wiele szybkich interfejsów do wyboru (porty PCIe, Gigabit/10 Gigabit Ethernet), a także bogaty w zasoby programowalny układ FPGA Kintex-7.Ponadto USRP-LW 2954 wykorzystuje wieloplatformowy sterownik UHD typu open source, z dużą liczbą platform programistycznych, kompatybilnymi architekturami referencyjnymi i projektami open source.

 

Jako rdzeń przetwarzania cyfrowego USRP-LW 2954 układ FPGA XC7K410T zapewnia szybką łączność między wszystkimi głównymi komponentami.Zawiera interfejs RF, interfejs hosta i pamięć DDR3.Domyślny układ FPGA zapewnia wszystkie UHD do sterowania cyfrową konwersją w dół i w górę, dostrajaniem częstotliwości i niektórymi innymi blokami funkcyjnymi DSP.Użytkownicy mogą skorzystać z wolnej przestrzeni bogatego w zasoby układu FPGA Kintex-7 oraz platformy programistycznej RFNoC obsługiwanej przez USRP, aby opracować i wdrożyć własne moduły przetwarzania DSP.

 

USRP-LW 2954 oferuje do wyboru szereg szybkich interfejsów.Na panelu urządzenia port Gigabit Ethernet jest jednym z najprostszych i najczęściej używanych sposobów łączenia.W przypadku zastosowań o rozszerzonej przepustowości i małych opóźnieniach, takich jak badania PHY/MAC, USRP-LW 2954 zapewnia wydajny interfejs magistrali PCIe x4 do tej deterministycznej operacji.Gdy aplikacja korzysta z nagrywania sieciowego lub przetwarzania wielowęzłowego, najlepszym wyborem jest port 10 Gigabit.

 

USRP-LW 2954 zawiera wiele dodatkowych funkcji, które pomogą w niektórych innych aplikacjach bezprzewodowych.Na przykład w projekcie FPGA 1 GB pamięci DDR3 na płycie głównej może służyć do buforowania i przechowywania danych.Wewnętrzny GPSDO zapewnia bardzo precyzyjne odniesienie częstotliwości po zsynchronizowaniu z systemem GPS z opóźnieniem synchronizacji mniejszym niż 50 ns.Umożliwia użytkownikowi sterowanie komponentami zewnętrznymi, takimi jak wzmacniacze i przełączniki, przez interfejs GPIO, obsługę wejść, takich jak wyzwalacze zdarzeń, oraz obserwację sygnałów debugowania.USRP-LW 2954 zawiera również wewnętrzny adapter JTAG, który umożliwia programistom łatwe ładowanie i debugowanie nowych obrazów FPGA.

Szczegóły kontaktu
Wuhan Tabebuia Technology Co., Ltd.

Osoba kontaktowa: Mr. Chen

Tel: 18062514745

Wyślij zapytanie bezpośrednio do nas (0 / 3000)