Szczegóły Produktu:
|
Liczba kanałów: | 2 | Zakres częstotliwości:: | 3 MHz-6 GHz |
---|---|---|---|
Pasmo:: | 200 MHz na kanał | Funkcja:: | Dwurdzeniowy procesor ARM Cortex-A9 800 MHz |
FPGA:: | Xilinx Zynq-7100 SoC | DAC:: | 14-bitowy |
High Light: | 200 MHz ettus usrp SDR,ettus usrp SDR 200 MHz,ettus usrp SDR w czasie rzeczywistym 200 MHz |
Uniwersalne oprogramowanie peryferyjne radiowe USRP-LW N321
Przegląd produktów
USRP-LW N321 to sieciowy SDR, który zapewnia niezawodność i odporność na awarie przy wdrażaniu w rozległych i rozproszonych systemach bezprzewodowych.Jest to wysokowydajny SDR, który zapewnia 2 kanały RX i 2 TX w rozmiarze RU o połowie szerokości.Każdy kanał może zapewnić chwilową szerokość pasma do 200 MHz i pokryć rozszerzony zakres częstotliwości od 3 MHz do 6 GHz.Procesor pasma podstawowego wykorzystuje SoC Xilinx Zynq-7100 do dostarczania dużej programowalnej przez użytkownika FPGA.Posiada dwa porty SPF+ i jeden port QSFP+, obsługuje interfejsy 1 GbE, 10 GbE i Aurora i może przesyłać strumieniowo IQ o wysokiej przepustowości do komputera hosta lub koprocesora FPGA.Elastyczna architektura synchronizacji obsługuje odniesienie zegara 10 MHz, odniesienie czasu PPS, zewnętrzne wejście TX i RX LO oraz GPSDO, które mogą realizować platformę testową MIMO ze spójną fazą.
Główne cechy
1. Niezawodne i odporne na błędy wdrożenie 2. Możliwości zdalnego zarządzania 3. Praca autonomiczna (wbudowana) lub oparta na hoście (strumień sieciowy) 4. W pełni zintegrowana i zmontowana (USRP N321 nie obsługuje wymiennych kart-córek) Od 5,3 MHz do 6 Rozszerzony zakres częstotliwości GHz 6. Chwilowa przepustowość do 200 MHz na kanał 7.2RX,2TX 8.RX,TX Bank filtrów 9.14-bit ADC, 16-bit DAC 10. Master clock rate:200,245,76250 MS/s 11.Xilinx Zynq-7100 SoC 12. Dwurdzeniowy procesor ARM Cortex-A9 800 MHz 13.1 Port QSFP+ 14.2 Porty SFP+ (1 Gigabit Ethernet, 10 Gigabit Ethernet, Aurora) 15. RJ45 (1 GbE) 16. Zegar 17. Czas PPS 18. Zewnętrzny RX LO, TX Porty wejścia i wyjścia LO 19.Wbudowany GPSDO 20.1 port hosta USB typu A 21.1 Port micro-USB (konsola szeregowa, JTAG) 22.Timer Watchdog 23.OpenEmbedded Linux 24.Sterownik USRP (UHD3.15.0.0) lub nowszy) i oprogramowanie open source API w wersji 25.RFNoC™ FPGA Development Framework
Indeks techniczny:
Kategoria parametru | wartość numeryczna | jednostka | Kategoria parametru | wartość numeryczna | jednostka |
Przyjęcie | początek | ||||
Liczba kanałów | 2 | - | Liczba kanałów | 2 | - |
Zyskaj zasięg | -16 ~ 34 | dB | Zyskaj zasięg | -30 ~ 25 | dB |
Zyskaj stepowanie | 1 | dB | Zyskaj stepowanie | 1 | dB |
Maksymalna moc wejściowa | -15 | dBm | Maksymalna moc wejściowa | -15 | dBm |
Bank filtrów |
450 ~ 760 760 ~ 1100 1100 ~ 1410 1410 ~ 2050 2050 ~ 3000 3000 ~ 4500 4500 ~ 6000 |
MHz | Bank filtrów |
450 ~ 650 650 ~ 1000 1000 ~ 1350 1350 ~ 1900 1900 ~ 3000 3000 ~ 4100 4100 ~ 6000 |
MHz |
Można wprowadzić zakres częstotliwości zewnętrznego lokalnego oscylatora | 0,45 ~ 6 | GHz | Można wprowadzić zakres częstotliwości zewnętrznego lokalnego oscylatora | 0,45 ~ 6 | GHz |
Czas strojenia | 245 | nas | Czas strojenia | 245 | nas |
Czas przełączania TX/RX |
750 | nas | Czas przełączania TX/RX | 750 | nas |
Konwersja i wydajność zegara | moc | ||||
Próbna stawka | 200 245,76,250 | MS/s | Wejście napięcia stałego | 12,7 | V, A |
Rozdzielczość ADC | 14 | bity | pobór energii | 60 ~ 80 | W |
Rozdzielczość DAC | 16 | bity | Właściwości fizyczne | ||
rozmiar | 380×220×45 | mm | |||
Stabilność częstotliwości GPSDO nie jest zablokowana | 0,1 | ppm | waga | 3.4 | kg |
GPSDO PPS w odniesieniu do dokładności UTC | <8 | ns | Wymagania dotyczące środowiska pracy | ||
Stabilność opóźnień GPSDO |
<+/-50 3 25 |
nas godziny °C |
Stabilny zakres działania | 0 ~ 50 | °C |
Zakres temperatur przechowywania | -40 ~ 70 | °C |
Osoba kontaktowa: Mr. Chen
Tel: 18062514745