logo
Wyślij wiadomość
Dobra cena. w Internecie

szczegółowe informacje o produktach

Created with Pixso. Do domu Created with Pixso. produkty Created with Pixso.
Seria USRP X
Created with Pixso. USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave

Nazwa marki: Luowave
Numer modelu: X310
MOQ: 1 kawałek
Cena £: USD
Czas dostawy: Towary na miejscu lub 30 dni
Warunki płatności: T/T
Szczegółowe informacje
Miejsce pochodzenia:
CHINY
Number of channels::
2 transmit, 2 receive
Frequency Range::
0-600MHZ
Bandwidth::
up to 160MHz per channel
Feature::
a large user-programmable Kintex-7 FPGA
FPGA:
XC7K410T
DAC::
16 bits
Szczegóły pakowania:
Pudełko papierowe \ karton papierowy
Możliwość Supply:
1 kawałek
Podkreślić:

Uniwersalne oprogramowanie peryferyjne radiowe USRP XC7K410T

,

16 bitów ETTUS USRP X310

,

ettus x310 16 bitów

Opis produktu

Uniwersalne oprogramowanie peryferyjne radiowe USRP-LW X310, kompatybilne z ETTUS USRP X310

Przegląd produktów

USRP-LW X310 to wydajna, skalowalna platforma SDR do projektowania i wdrażania systemów komunikacji bezprzewodowej nowej generacji.Architektura sprzętowa łączy w sobie dwa gniazda płyt-córek o rozszerzonej przepustowości, obejmujące zakres od 0 do 6 GHz z pasmem podstawowym do 160 MHz, wiele opcji szybkich interfejsów (PCIe, dual 10 GigE, dual 1 GigE) oraz duży układ FPGA Kintex-7 w wygodna obudowa 1U do montażu na biurku lub w szafie serwerowej o połowie szerokości.

Główne cechy

1. W sercu USRP-LW X310 układ FPGA XC7K410T zapewnia szybką łączność między wszystkimi głównymi komponentami urządzenia, w tym interfejsami radiowymi, interfejsami hosta i pamięcią DDR3.

2. Domyślny rdzeń FPGA dostarczany z UHD zapewnia wszystkie bloki funkcjonalne do cyfrowej konwersji w dół i w górę, dostrajania częstotliwości i innych funkcji DSP, dzięki czemu może być wymienny z innymi urządzeniami USRP wykorzystującymi architekturę UHD.

3. Duży układ FPGA Kintex-7 zapewnia programistom dodatkową przestrzeń do włączenia niestandardowych bloków DSP i jest kompatybilny z dużą liczbą wspieranych przez USRP frameworków programistycznych, architektur referencyjnych i projektów open source.

Schemat

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave 0

 

Szczegółowa wydajność:

Parametry techniczne:

Kategoria parametru wartość numeryczna jednostka Kategoria parametru wartość numeryczna jednostka
Wejście wyjście Parametry wydajności RF po sparowaniuzSBX-LW 120
Wejście napięcia stałego 12 V Odrzucanie sygnału/obrazu jednopasmowego -35/50 dBc
Pobór energii 45 W Szum fazowy
Konwertuj parametry modułu 3,5 GHz 1,0 degRMS
Częstotliwość próbkowania ADC (maks. 200 MS/s 1 MHz 1,5 degRMS
Rozdzielczość ADC 14 bity Moc wyjściowa >10 dBm
Częstotliwość próbkowania DAC 800 MS/s Wpisz punkt przecięcia trzeciego rzędu 0 dB
Rozdzielczość DAC 16 bity Liczba szumów 8 dB
Z maksymalną stawką hosta (16b). 200 MS/s Właściwości fizyczne
Lokalna dokładność wibracji 2,5 ppm Temperatura robocza 0-55 C
Dokładność GPSDO nie jest zablokowana 20 ppb rozmiar 290×225×50 mm
Waga (2 arkusze SBX-LW 120). 1,8 kg
 

Podsumowanie produktu:

USRP-LW X310 oferuje szeroki wybór szybkich interfejsów do wyboru.Na panelu pudełka port Gigabit Ethernet to najłatwiejszy sposób podłączenia.W przypadku aplikacji o rozszerzonej przepustowości i niskich opóźnieniach, takich jak badania PHY/MAC, LW X310 zapewnia wydajny interfejs magistrali PCIe x4 do tej deterministycznej operacji.Gdy aplikacja korzysta z rekordów sieciowych lub przetwarzania wielowęzłowego, najlepszym wyborem są porty 10G.USRP-LW X310 zawiera wiele dodatkowych funkcji, które pomogą w niektórych innych aplikacjach bezprzewodowych.Na przykład w projekcie FPGA 1 GB pamięci DDR3 na płycie głównej może służyć do buforowania i przechowywania danych.Opcjonalny wewnętrzny GPSDO zapewnia bardzo dokładną częstotliwość odniesienia po zsynchronizowaniu z systemem GPS z opóźnieniem synchronizacji mniejszym niż 50ns.Umożliwia użytkownikowi sterowanie komponentami zewnętrznymi, takimi jak wzmacniacze i przełączniki, przez interfejs GPIO, obsługuje wejścia, takie jak wyzwalacze zdarzeń, i obserwuje sygnały debugowania.USRP-LW X310 zawiera również wewnętrzny adapter JTAG, który umożliwia programistom łatwe ładowanie i debugowanie nowych obrazów FPGA.

Środowisko programistyczne systemu:

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave 1

Porównanie wydajności między FPGA serii Networked i serii X:

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave 1

Zawarte w tym sprzęcie:

1. USRP-LW X310

2. Gigabitowy port sieciowy

3. Adapter SFP + Gigabit

4. Zasilanie

5. Kabel USB2.0JTAG

6. Cztery kable grodziowe SMA

Test USRP-LW X310

Raport z testu X310 i 3 płyt-córek (WBX, SBX, UBX) można wyświetlić w szczegółach płyt-córek

Dobra cena. w Internecie

szczegółowe informacje o produktach

Created with Pixso. Do domu Created with Pixso. produkty Created with Pixso.
Seria USRP X
Created with Pixso. USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave

Nazwa marki: Luowave
Numer modelu: X310
MOQ: 1 kawałek
Cena £: USD
Szczegóły opakowania: Pudełko papierowe \ karton papierowy
Warunki płatności: T/T
Szczegółowe informacje
Miejsce pochodzenia:
CHINY
Nazwa handlowa:
Luowave
Numer modelu:
X310
Number of channels::
2 transmit, 2 receive
Frequency Range::
0-600MHZ
Bandwidth::
up to 160MHz per channel
Feature::
a large user-programmable Kintex-7 FPGA
FPGA:
XC7K410T
DAC::
16 bits
Minimalne zamówienie:
1 kawałek
Cena:
USD
Szczegóły pakowania:
Pudełko papierowe \ karton papierowy
Czas dostawy:
Towary na miejscu lub 30 dni
Zasady płatności:
T/T
Możliwość Supply:
1 kawałek
Podkreślić:

Uniwersalne oprogramowanie peryferyjne radiowe USRP XC7K410T

,

16 bitów ETTUS USRP X310

,

ettus x310 16 bitów

Opis produktu

Uniwersalne oprogramowanie peryferyjne radiowe USRP-LW X310, kompatybilne z ETTUS USRP X310

Przegląd produktów

USRP-LW X310 to wydajna, skalowalna platforma SDR do projektowania i wdrażania systemów komunikacji bezprzewodowej nowej generacji.Architektura sprzętowa łączy w sobie dwa gniazda płyt-córek o rozszerzonej przepustowości, obejmujące zakres od 0 do 6 GHz z pasmem podstawowym do 160 MHz, wiele opcji szybkich interfejsów (PCIe, dual 10 GigE, dual 1 GigE) oraz duży układ FPGA Kintex-7 w wygodna obudowa 1U do montażu na biurku lub w szafie serwerowej o połowie szerokości.

Główne cechy

1. W sercu USRP-LW X310 układ FPGA XC7K410T zapewnia szybką łączność między wszystkimi głównymi komponentami urządzenia, w tym interfejsami radiowymi, interfejsami hosta i pamięcią DDR3.

2. Domyślny rdzeń FPGA dostarczany z UHD zapewnia wszystkie bloki funkcjonalne do cyfrowej konwersji w dół i w górę, dostrajania częstotliwości i innych funkcji DSP, dzięki czemu może być wymienny z innymi urządzeniami USRP wykorzystującymi architekturę UHD.

3. Duży układ FPGA Kintex-7 zapewnia programistom dodatkową przestrzeń do włączenia niestandardowych bloków DSP i jest kompatybilny z dużą liczbą wspieranych przez USRP frameworków programistycznych, architektur referencyjnych i projektów open source.

Schemat

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave 0

 

Szczegółowa wydajność:

Parametry techniczne:

Kategoria parametru wartość numeryczna jednostka Kategoria parametru wartość numeryczna jednostka
Wejście wyjście Parametry wydajności RF po sparowaniuzSBX-LW 120
Wejście napięcia stałego 12 V Odrzucanie sygnału/obrazu jednopasmowego -35/50 dBc
Pobór energii 45 W Szum fazowy
Konwertuj parametry modułu 3,5 GHz 1,0 degRMS
Częstotliwość próbkowania ADC (maks. 200 MS/s 1 MHz 1,5 degRMS
Rozdzielczość ADC 14 bity Moc wyjściowa >10 dBm
Częstotliwość próbkowania DAC 800 MS/s Wpisz punkt przecięcia trzeciego rzędu 0 dB
Rozdzielczość DAC 16 bity Liczba szumów 8 dB
Z maksymalną stawką hosta (16b). 200 MS/s Właściwości fizyczne
Lokalna dokładność wibracji 2,5 ppm Temperatura robocza 0-55 C
Dokładność GPSDO nie jest zablokowana 20 ppb rozmiar 290×225×50 mm
Waga (2 arkusze SBX-LW 120). 1,8 kg
 

Podsumowanie produktu:

USRP-LW X310 oferuje szeroki wybór szybkich interfejsów do wyboru.Na panelu pudełka port Gigabit Ethernet to najłatwiejszy sposób podłączenia.W przypadku aplikacji o rozszerzonej przepustowości i niskich opóźnieniach, takich jak badania PHY/MAC, LW X310 zapewnia wydajny interfejs magistrali PCIe x4 do tej deterministycznej operacji.Gdy aplikacja korzysta z rekordów sieciowych lub przetwarzania wielowęzłowego, najlepszym wyborem są porty 10G.USRP-LW X310 zawiera wiele dodatkowych funkcji, które pomogą w niektórych innych aplikacjach bezprzewodowych.Na przykład w projekcie FPGA 1 GB pamięci DDR3 na płycie głównej może służyć do buforowania i przechowywania danych.Opcjonalny wewnętrzny GPSDO zapewnia bardzo dokładną częstotliwość odniesienia po zsynchronizowaniu z systemem GPS z opóźnieniem synchronizacji mniejszym niż 50ns.Umożliwia użytkownikowi sterowanie komponentami zewnętrznymi, takimi jak wzmacniacze i przełączniki, przez interfejs GPIO, obsługuje wejścia, takie jak wyzwalacze zdarzeń, i obserwuje sygnały debugowania.USRP-LW X310 zawiera również wewnętrzny adapter JTAG, który umożliwia programistom łatwe ładowanie i debugowanie nowych obrazów FPGA.

Środowisko programistyczne systemu:

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave 1

Porównanie wydajności między FPGA serii Networked i serii X:

USRP-LW X310 XC7K410T Universalne Oprogramowanie Radiowe Perifery USRP X310 ETTUS 16 Bits Luowave 1

Zawarte w tym sprzęcie:

1. USRP-LW X310

2. Gigabitowy port sieciowy

3. Adapter SFP + Gigabit

4. Zasilanie

5. Kabel USB2.0JTAG

6. Cztery kable grodziowe SMA

Test USRP-LW X310

Raport z testu X310 i 3 płyt-córek (WBX, SBX, UBX) można wyświetlić w szczegółach płyt-córek